Annonce

Les commentaires sont clos.

Conception d’une architecture intégrée et interfaçage numérique pour l’acquisition et le traitement des données issues de capteurs QCM

31 Mars 2022


Catégorie : Stagiaire


Établissement recruteur

Le LCOMS est un laboratoire multidisciplinaire de l’Université de Lorraine. Il couvre des compétences en Informatique, Automatique, Électronique et Neuroscience. Ses chercheurs développent des recherches pluridisciplinaires et interdisciplinaires et travaillent sur des problèmes originaux couvrant l’optimisation des systèmes complexes, l’aide à la personne et à la communication, la conception des systèmes électroniques embarqués, les interfaces et les systèmes de santé.

Il est organisé selon 3 axes thématiques de recherche : DOP, ENOSIS, CARESS.
Le stagiaire intégrera CARESS.

 

Description

Ce stage, d’une durée de 5 mois, a pour objectif de réaliser une architecture embarquée au sein de la technologie FPGA pour l’acquisition et le traitement de données issues de capteurs de type microbalance à cristaux de quartz (QCM) conditionnés en fonctionnement oscillateurs.

Le travail attendu au cours de ce stage :

- Définition, réalisation, caractérisation et analyse des performances de différents oscillateurs QCM (Pierce, Colpitts, etc. ).

- Réalisation d’un PCB et d’un interfaçage FPGA (Virtex 6) pour l’acquisition et traitement de données.

- Configuration et étalonnage une architecture de mesure de fréquence de précision par signal GPS (Mise en œuvre et développement d’un protocole de communication entre un module GPS Adfruit-carte FPGA virtex6).

Profil

Compétences attendues :

Le profil du candidat(e) attendu :

- Formation et/ou cursus de Master 2/ Ingénieur 5ème année de type EEA dans l’une des spécialités suivantes : Électronique, conception électroniques, systèmes Embarqués, systèmes de calcul numériques.

- Des compétences solides en conception des systèmes électroniques numériques et circuits impriméssont attendues. En particulier, maitrise d’un langage de description matérielle (VHDL et/ Verilog), de la programmation microcontrôleur (langage C, PIC), des outils de développement FPGA de la technologie Xilinx (ISE, Vivado) et des connaissances dans un outil logiciel de conception (Eagle, KiCad, Proteus).

 

Prise de fonction

Dès que possible

Eléments à fournir pour la candidature

Candidature :

Joindre les documents suivants: CV détaillé ; lettre de motivation ; relevés de notes des trois dernières années (1ere et second années Master, 2ème et 3ème année ingénieur).

Lieu du déroulement de stage : Laboratoire LCOMS, 7 rue marconi 5070 Metz.

Gratification de stage : oui (possibilité d’accès à une résidence universitaire et restauration Crous)

Durée : 5 mois

Période : Mi-mars/début Avril-Fin Aout

Responsable d’équipe & projet : Pr. Camel TANOUGAST-

Suivi de stage : Adrien BOURENNANE

Pour toute information complémentaire contacter : Adrien BOURENNANE (adrien.bourennane@univ-lorraine.fr) avec copie à Monsieur Tanougast (Camel.tanougast@univ-lorraine.fr)